САПР в радиоэлектронике
Радиоэлектроника
Практикум
  • формат pdf
  • размер 16,67 МБ
  • добавлен 04 ноября 2016 г.
Костров А.И. и др. Проектирование топологии интегральных микросхем в программном комплексе Cadence
Методическое пособие по дисциплинам «Топологическое проектирование интегральных микросхем» и «Информационные технологии в проектировании интегральных микросхем». — Минск: БГУИР, 2011. — 60 c.
Пособие посвящено описанию правил и особенностей проектирования топологии заказных ИМС с использованием модуля Virtuoso, входящего в состав программного комплекса компании CADENCE – одного из мировых лидеров в области разработки средств проектирования в микроэлектронике. Для ознакомления с функциональными возможностями топологического редактора Virtuoso Layout Editor представлен маршрут проектирования топологии КМОП-инвертора. Описаны возможности графического интерфейса, проверка правил проектирования, экстракция электрической схемы из топологии, верификация топологии с электрической схемой, моделирование схем с учетом экстракции из топологии.
Для студентов специальности «Микро- и наноэлектронные технологии и системы» всех форм обучения.
Перечень русско- и англоязычных сокращений и условных обозначений.
Введение.
Основные правила проектирования топологии.
Конструкторско-технологические требования к проектированию топологии.
Файловые форматы хранения данных топологии ИМС.
Правила построения и согласования параметров топологии элементов интегральных микросхем.
Проектирование шин и размещение блоков в смешанных (аналогово-цифровых) схемах.
Правила проектирования топологии Мида – Конвей.
Особенности проектирования топологии пассивных компонентов.
Проектирование топологии КМОП заказных ИМС.
Методы оптимизации топологии МОП-транзистора.
Методы соединения и согласования МОП-транзисторов.
Защита от эффекта защелкивания в КМОП-структуре.
Маршрут проектирования и верификации топологии в программном комплексе CADENCE.
Компоновка электрической схемы.
Описание топологии на примере КМОП-инвертора.
Проектирование топологии в среде Virtuoso Layout Editor.
Проверка топологии на соответствие правилам проектирования.
Экстракция компонентов и межсоединений из топологии.
Проверка топологии на соответствие электрической схеме.
Моделирование схемы с учетом паразитных элементов.
Индивидуальные задания для лабораторных работ.
Контрольные вопросы.
Литература.
Похожие разделы