Информатика и вычислительная техника
Шпаргалка
  • формат doc
  • размер 193,24 КБ
  • добавлен 08 февраля 2013 г.
Ответы на вопросы государственного итогового экзамена по СПО
Ответы на вопросы государственного итогового экзамена по СПО.
Кубанский Государственный Технологический Университет. Факультет КТАС. 5 курс. Специальность 230101 (Вычислительные машины, комплексы, системы и сети)
На госах были следующие дисциплины:
Экономика
Информатика
Периферийные устройства
Системное программное обеспечение
Интерфейсы периферийных устройств
В данном файле представлены ответы по СПО на следующие вопросы:
Классификация системного программного обеспечения.
Диаграмма состояний процесса. Процессы и потоки.
Понятие прерывания. Виды прерываний. Схемы обработки прерываний.
Особенности 32-х разрядных процессоров Intel. Основные группы регистров.
Реальный и защищенный режимы 32-х разрядных процессоров Intel.
Адресация в защищенном режиме 32-х разрядных процессорах Intel.
Структура дескриптора сегмента и типы сегментов памяти в защищенном режиме 32-х разрядных процессоров Intel. Селекторы.
Глобальная и локальные дескрипторные таблицы 32-х разрядных процессоров Intel. Структура дескриптора сегмента памяти и селектора дескриптора.
Сегментный способ адресации в защищенном режиме 32-х разрядных процессоров Intel.
Страничное преобразование адреса в защищенном режиме 32-х разрядных процессоров Intel.
Режим виртуальной машины (V86) для исполнения программ реального режима. Прерывания и исключения в режиме V86
Монитор виртуальной машины.
Защита адресного пространства задач. Локальное и глобальное адресное пространство.
Уровни привилегий и кольца защиты 32-х разрядных процессоров Intel.
Защита задач по уровням привилегий. Правила защиты при обращении к сегментам в 32-х разрядных процессорах Intel.
Защита задач по уровням привилегий. Правила защиты при передаче управления в 32-х разрядных процессорах Intel.
Системные дескрипторы и шлюзы 32-х разрядных процессоров Intel.
Многозадачность 32-х разрядных процессоров Intel. Сегмент состояния задачи (TSS) и его дескриптор. Регистр задачи (TR).
Многозадачность 32-х разрядных процессоров Intel. Команды переключения задач и вложенные задачи. Роль флага NT при переключении задач.
Механизм шлюзов для организации переключения задач. Структура и виды шлюзов.
Обработка прерываний и исключений в защищенном режиме 32-х разрядных процессоров Intel. Обработка прерываний и исключений в контексте текущей задачи и с переключением на новую задачу.
Дескрипторная таблица прерываний (IDT). Шлюз прерываний и шлюз ловушки.
Понятие прерывания. Виды прерываний. Контроллер прерываний IBM PC. Структура контроллера. Каскадирование контроллеров прерываний.
Планирование и диспетчеризация процессов и задач. Дисциплины диспетчеризации.
Виртуальное адресное пространство и способы распределения памяти. Непрерывные способы распределения памяти.
Виртуальное адресное пространство и способы распределения памяти.